DatasheetsPDF.com

MC-4532CC727 Dataheets PDF



Part Number MC-4532CC727
Manufacturers NEC
Logo NEC
Description 32M-WORD BY 72-BIT SYNCHRONOUS DYNAMIC RAM MODULE
Datasheet MC-4532CC727 DatasheetMC-4532CC727 Datasheet (PDF)

DATA SHEET MOS INTEGRATED CIRCUIT MC-4532CC727 32M-WORD BY 72-BIT SYNCHRONOUS DYNAMIC RAM MODULE UNBUFFERED TYPE 5 Description The MC-4532CC727EF and MC-4532CC727PF are 33,554,432 words by 72 bits synchronous dynamic RAM module on which 18 pieces of 128M SDRAM: µPD45128841 are assembled. This module provides high density and large quantities of memory in a small space without utilizing the surfacemounting technology on the printed circuit board. Decoupling capacitors are mounted on power sup.

  MC-4532CC727   MC-4532CC727


Document
DATA SHEET MOS INTEGRATED CIRCUIT MC-4532CC727 32M-WORD BY 72-BIT SYNCHRONOUS DYNAMIC RAM MODULE UNBUFFERED TYPE 5 Description The MC-4532CC727EF and MC-4532CC727PF are 33,554,432 words by 72 bits synchronous dynamic RAM module on which 18 pieces of 128M SDRAM: µPD45128841 are assembled. This module provides high density and large quantities of memory in a small space without utilizing the surfacemounting technology on the printed circuit board. Decoupling capacitors are mounted on power supply line for noise reduction. Features • 33,554,432 words by 72 bits organization (ECC type) • Clock frequency and access time from CLK. Part number /CAS latency Clock frequency (MAX.) MC-4532CC727EF-A75 CL = 3 CL = 2 MC-4532CC727PF-A75 CL = 3 CL = 2 133 MHz 100 MHz 133 MHz 100 MHz Access time from CLK (MAX.) 5.4 ns 6.0 ns 5.4 ns 6.0 ns 5 5 5 • Fully Synchronous Dynamic RAM, with all signals referenced to a positive clock edge • Pulsed interface • Possible to assert random column address in every cycle • Quad internal banks controlled by BA0 and BA1 (Bank Select) • Programmable burst-length (1, 2, 4, 8 and full page) • Programmable wrap sequence (Sequential / Interleave) 5 • Programmable /CAS latency (2, 3) • Automatic precharge and controlled precharge • CBR (Auto) refresh and self refresh • All DQs have 10 Ω ±10 % of series resistor • Single 3.3 V ± 0.3 V power supply • LVTTL compatible • 4,096 refresh cycles/64 ms • Burst termination by Burst Stop command and Precharge command • 168-pin dual in-line memory module (Pin pitch = 1.27 mm) • Unbuffered type • Serial PD The information in this document is subject to change without notice. Before using this document, please confirm that this is the latest version. Not all devices/types available in every country. Please check with local NEC representative for availability and additional information. Document No. M14277EJ2V0DS00 (2nd edition) Date Published January 2000 NS CP(K) Printed in Japan The mark • shows major revised points. © 1999 MC-4532CC727 Ordering Information Part number Clock frequency (MAX.) MC-4532CC727EF-A75 133 MHz 168-pin Dual In-line Memory Module (Socket Type) 18 pieces of µPD45128841G5 (Rev. E) (10.16 mm (400) TSOP (II)) 18 pieces of µPD45128841G5 (Rev. P) (10.16 mm (400) TSOP (II)) Package Mounted devices 5 MC-4532CC727PF-A75 Edge connector : Gold plated 34.93 mm height 2 Data Sheet M14277EJ2V0DS00 MC-4532CC727 5 Pin Configuration 168-pin Dual In-line Memory Module Socket Type (Edge connector: Gold plated) /xxx indicates active low signal. 85 86 87 88 89 90 91 92 93 94 95 96 97 98 99 100 101 102 103 104 105 106 107 108 109 110 111 112 113 114 115 116 117 118 119 120 121 122 123 124 125 126 127 128 129 130 131 132 133 134 135 136 137 138 139 140 141 142 143 144 145 146 147 148 149 150 151 152 153 154 155 156 157 158 159 160 161 162 163 164 165 166 167 168 VSS DQ32 DQ33 DQ34 DQ35 Vcc DQ36 DQ37 DQ38 DQ39 DQ40 VSS DQ41 DQ42 DQ43 DQ44 DQ45 Vcc DQ46 DQ47 CB4 CB5 VSS NC NC Vcc /CAS DQMB4 DQMB5 /CS1 /RAS VSS A1 A3 A5 A7 A9 BA0 (A13) A11 Vcc CLK1 NC VSS CKE0 /CS3 DQMB6 DQMB7 NC Vcc NC NC CB6 CB7 VSS DQ48 DQ49 DQ50 DQ51 Vcc DQ52 NC NC NC VSS DQ53 DQ54 DQ55 VSS DQ56 DQ57 DQ58 DQ59 Vcc DQ60 DQ61 DQ62 DQ63 VSS CLK3 NC SA0 SA1 SA2 Vcc VSS DQ0 DQ1 DQ2 DQ3 Vcc DQ4 DQ5 DQ6 DQ7 DQ8 VSS DQ9 DQ10 DQ11 DQ12 DQ13 Vcc DQ14 DQ15 CB0 CB1 VSS NC NC Vcc /WE DQMB0 DQMB1 /CS0 NC VSS A0 A2 A4 A6 A8 A10 BA1 (A12) Vcc Vcc CLK0 VSS NC /CS2 DQMB2 DQMB3 NC Vcc NC NC CB2 CB3 VSS DQ16 DQ17 DQ18 DQ19 Vcc DQ20 NC NC CKE1 VSS DQ21 DQ22 DQ23 VSS DQ24 DQ25 DQ26 DQ27 Vcc DQ28 DQ29 DQ30 DQ31 VSS CLK2 NC WP SDA SCL Vcc 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50 51 52 53 54 55 56 57 58 59 60 61 62 63 64 65 66 67 68 69 70 71 72 73 74 75 76 77 78 79 80 81 82 83 84 A0 - A11 : Address Inputs [Row: A0 - A11, Column: A0 - A9] BA0 (A13), BA1 (A12) : SDRAM Bank Select DQ0 - DQ63, CB0 - CB7 : Data Inputs/Outputs CLK0 - CLK3 CKE0, CKE1 /CS0 - /CS3 /RAS /CAS /WE SA0 - SA2 SDA SCL VCC VSS WP NC : Clock Input : Clock Enable Input : Chip Select Input : Row Address Strobe : Column Address Strobe : Write Enable : Address Input for EEPR O M : Serial Data I/O for PD : Clock Input for PD : Power Supply : Ground : Write Protect : No Connection DQMB0 - DQMB7 : DQ Mask Enable Data Sheet M14277EJ2V0DS00 3 MC-4532CC727 Block Diagram /WE /CS0 DQMB0 /CS1 /CS2 DQMB2 /CS3 DQ 0 DQ 1 DQ 2 DQ 3 DQ 4 DQ 5 DQ 6 DQ 7 DQMB1 DQ 7 DQM /CS DQ 6 DQ 5 DQ 4 D0 DQ 3 DQ 2 DQ 1 DQ 0 /WE DQ 0 DQM /CS DQ 1 DQ 2 DQ 3 D9 DQ 4 DQ 5 DQ 6 DQ 7 /WE DQ 16 DQ 17 DQ 18 DQ 19 DQ 20 DQ 21 DQ 22 DQ 23 DQMB3 DQ 7 DQM /CS DQ 6 DQ 5 DQ 4 D3 DQ 3 DQ 2 DQ 1 DQ 0 /WE DQ 0 DQM /CS DQ 1 DQ 2 DQ 3 D12 DQ 4 DQ 5 DQ 6 DQ 7 /WE DQ 8 DQ 9 DQ 10 DQ 11 DQ 12 DQ 13 DQ 14 DQ 15 DQ 7 DQM DQ 6 DQ 5 DQ 4 DQ 3 DQ 2 DQ 1 DQ 0 /CS /WE D1 DQ 0 DQM DQ 1 DQ 2 DQ 3 D10 DQ 4 DQ 5 DQ 6 DQ 7 DQMB5 /CS /WE DQ 24 DQ 25 DQ 26 DQ 27 DQ 28 DQ 29.


MC-4532CC726 MC-4532CC727 MC-4532CC727XFA


@ 2014 :: Datasheetspdf.com :: Semiconductors datasheet search & download site.
(Privacy Policy & Contact)